Aarch64 什么是延迟转发?

ste*_*pan 6 assembly cpu-architecture arm64

Arm Neoverse E1 核心软件优化指南》(以及他们针对其他一些 CPU 型号的优化指南)中提到了“延迟转发” :

教学组 指示 执行延迟 执行吞吐量 笔记
乘法累加(32 位) MADD, MSUB 3 (2) 1 2
乘法累加(64 位) MADD, MSUB 5 (4) 1/3 2

(2) 乘法累加流水线支持从类似的 ?OP 中延迟转发累加操作数,允许典型的乘法累加 ?OP 序列每 N 个周期发出一个(累加延迟 N 显示在括号中)。

“延迟转发”一词是什么意思?哪些指令序列会受到延迟转发(反例也有帮助)?

Pau*_*ton 5

乘加运算的延迟转发意味着加数可以在乘法完成后可用,而不必在乘加运算开始执行时可用。由于乘法本身不是依赖于加数的数据,因此它可以继续进行。由于加法的一些工作可以与乘法并行完成(乘积的指数将提前可用,并且可以与加数的指数一起使用以确定加法之前所需的移位量),人们可能希望加数为在整个产品可用之前可用,但即使在这种情况下,也不需要加数,直到比被乘数晚得多。

通过延迟加数的转发(可用性),减少了相关累积的有效延迟。这减少了覆盖延迟所需的累积寄存器(和并行性)的数量。