cph*_*sto 17 cpu socket multithreading lscpu
您可以看到lscpu
命令的输出-
jack@042:~$ lscpu
Architecture: x86_64
CPU op-mode(s): 32-bit, 64-bit
Byte Order: Little Endian
CPU(s): 56
On-line CPU(s) list: 0-55
Thread(s) per core: 2
Core(s) per socket: 14
Socket(s): 2
NUMA node(s): 2
Vendor ID: GenuineIntel
CPU family: 6
Model: 79
Model name: Intel(R) Xeon(R) CPU E5-2690 v4 @ 2.60GHz
Stepping: 1
CPU MHz: 2600.000
CPU max MHz: 2600.0000
CPU min MHz: 1200.0000
BogoMIPS: 5201.37
Virtualization: VT-x
Hypervisor vendor: vertical
Virtualization type: full
L1d cache: 32K
L1i cache: 32K
L2 cache: 256K
L3 cache: 35840K
NUMA node0 CPU(s): 0-13,28-41
NUMA node1 CPU(s): 14-27,42-55
Run Code Online (Sandbox Code Playgroud)
我可以看到有2
插槽(就像处理器??),并且在每个插槽内都有14
内核。因此,在总2x14=28
物理内核中。通常,一个 CPU 可以包含多个内核,因此 CPU 的数量永远不会小于内核的数量。但是,如输出所示,CPUs(s): 56
这让我感到困惑。
我可以看到Thread(s) per core: 2
,所以这些28
内核可以像2x28=56
逻辑内核一样运行。
问题一:这CPUs(s): 56
代表什么?是否CPU(s)
表示虚拟/逻辑核心的数量,因为它至少不能是物理核心核心?
问题2:这NUMA node
是什么意思?它代表插座吗?
Ste*_*itt 25
“CPU(s): 56”代表逻辑核心数,等于“每核心线程数”ד每插槽核心数”ד插槽数”。一个socket是一个物理CPU包(占用主板上的一个socket);每个套接字承载多个物理内核,每个内核可以运行一个或多个线程。在您的情况下,您有两个插槽,每个插槽包含一个 14 核 Xeon E5-2690 v4 CPU,并且由于它支持具有两个线程的超线程,因此每个内核可以运行两个线程。
“NUMA节点”代表内存架构;“NUMA”代表“非统一内存架构”。在您的系统中,每个插槽都连接到某些 DIMM 插槽,并且每个物理 CPU 包都包含一个内存控制器,该控制器处理总 RAM 的一部分。因此,并非所有物理内存都可以从所有 CPU 平等访问:一个物理 CPU 可以直接访问它控制的内存,但必须通过另一个物理 CPU 才能访问其余内存。在您的系统中,逻辑内核 0-13 和 28-41 位于一个 NUMA 节点中,其余的位于另一个节点中。所以是的,一个 NUMA 节点等于一个插槽,至少在典型的多插槽 Xeon 系统中是这样。