较大的高速缓存通常具有较长的位线或字线,因此很可能具有更高的访问延迟和周期时间。
那么,L2 缓存是否与 L1 缓存在同一个域中工作?L3 缓存(切片)如何,因为它们现在是非包容性的并且在所有内核之间共享?
相关问题是:内核中的所有功能单元都在同一个时钟域中吗?非核心部分是否都在同一个时钟域中?多核系统中的内核是否同步?
我相信时钟域交叉会引入额外的延迟。CPU 芯片中的大部分部件是否在同一时钟域上工作?
cpu caching cpu-architecture
caching ×1
cpu ×1
cpu-architecture ×1